数字电子时钟设计Verilog代码Quartus DE10-lite开发板
名称:数字电子时钟设计Verilog代码Quartus DE10-lite开发板
软件:Quartus
语言:Verilog
代码功能:
数字电子时钟设计
1、12小时和24小时切换
2、可以切换正常计时和闹钟
3、可以修改时间(包括闹钟时间)
FPGA代码Verilog/VHDL代码资源下载:www.hdlcode.com
本代码已在DE10-lite开发板验证,DE10-lite开发板如下,其他开发板可以修改管脚适配:
设计文档:
1. 工程文件
Quartus17版本

2. 程序文件

3. 程序编译

4. RTL图

5. 管脚分配

6. 仿真图
整体仿真图


设置闹钟模块

闹钟模块


数码管显示模块


分频模块

模式设置模块

计时模块



部分代码展示:
//设置闹钟模块 module alarm_clock( input clk_50M, input [3:0] state_mode,////当前模式,4'd0:计时,4'd1设置时间 ,4'd2显示闹钟时间,4'd3设置闹钟时间 input AH_key,//AH 修改小时 input AM_key,//AM 修改分钟 output [7:0] alarm_hour_time,//时 output [7:0] alarm_minute_time,//分 output [7:0] alarm_second_time//秒 ); wire AH_key_negedge; wire AM_key_negedge; reg AH_key_buf0; reg AH_key_buf1; reg AM_key_buf0; reg AM_key_buf1; always@(posedge clk_50M) begin AH_key_buf0<=AH_key; AH_key_buf1<=AH_key_buf0; end always@(posedge clk_50M) begin AM_key_buf0<=AM_key; AM_key_buf1<=AM_key_buf0; end assign AH_key_negedge=~AH_key_buf0 & AH_key_buf1;//按键下降沿 assign AM_key_negedge=~AM_key_buf0 & AM_key_buf1;//按键下降沿 reg [7:0] hour=8'd21;//时 reg [7:0] minute=8'd59;//分 reg [7:0] second=8'd00;//秒
代码文件(付费下载):
![]()
1、代码文件需要付费后才可见。
2、支付问题请联系微信公众号客服。
3、优质Verilog/VHDL代码资源,所见即所得。
Verilog/VHDL资源下载 » 数字电子时钟设计Verilog代码Quartus DE10-lite开发板
2、支付问题请联系微信公众号客服。
3、优质Verilog/VHDL代码资源,所见即所得。
Verilog/VHDL资源下载 » 数字电子时钟设计Verilog代码Quartus DE10-lite开发板
发表评论
模板文件不存在: ./template/plugins/comment/pc/index.htm